欢迎您!
东篱公司
退出
申报数据库
申报指南
立项数据库
成果数据库
期刊论文
会议论文
著 作
专 利
项目获奖数据库
位置:
成果数据库
>
期刊
> 期刊详情页
基于负反馈调制技术的高性能 CMOS 带隙基准源
ISSN号:1009-5986
期刊名称:电子与信息学报
时间:0
页码:451-469
语言:中文
相关项目:甚低功耗片上网络(NOC)系统模型及异步互连技术
作者:
陆铁军|曹寒梅|杨银堂|蔡伟|王宗民|
同期刊论文项目
甚低功耗片上网络(NOC)系统模型及异步互连技术
期刊论文 72
会议论文 3
同项目期刊论文
一种 1.8V 10 位 120MS/s CMOS 电流舵 D/A 转换器 IP 核
Low-power variable frequency PFC converters
一种NoC路由器间互连线的自适应驱动方法
A full asynchronous serial transmission converter for network-on-chips
一种基于模糊推理的内插滤波器设计与实现
一种基于纳米级CMOS工艺的互连线串扰RLC解析模型
A high performance 90nm CMOS SAR ADC with hybrid architecure
Low power variable frequency PFC converters
一种基于纳米级 CMOS 工艺的互连线串扰 RLC 解析模型
A novel interconnect-optimal repeater insertion model with target delay constraint in 65 nm CMOS
A novel analytical thermal model for multilevel nano-scale interconnects considering the via effect
异步超前进位加法器设计
一种无滤波器的高效立体声 D 类音频功率放大器
一种 0.8V 2.4uA CMOS 全差分放大器
A 10-bit low power SAR A/D converter based on 90nm CMOS
考虑通孔效应和边缘传热效应的纳米级互连线温度分布模型
A high efficiency PWM CMOS class-D audio power amplifier
基于 0.8um BCD 工艺的 20W*2 集成 D 类音频功放设计
A PWM/Pseudo-PFM Auto-Mode- Applied Buck DC/DC Switching Regulator
A Novel Interconnect Crosstalk Parallel RLC Analyzable Model Based on the 65nm CMOS Process
一种具有省电模式的 CMOS 反激式 PWM 控制器
一种基于目标延迟约束缓冲器插入的互连优化模型
一种 CMOS 混合信号电路衬底噪声耦合模型
片上网络体系结构的研究与进展
采用相邻耦合动态功耗优化的低功耗布线方法
实现 R-Port 电路的 Set-C 单元的两种设计
一种用于片上网络的交换开关结构
基于负反馈箝位的 12.9ppm / ℃曲率补偿 CMOS 带隙基准源
适用于高速信号传输的低失真、宽带模拟开关
一种高效 2.1 声道 D 类音频功放设计
一种具有省电模式 CMOS 振荡器电路
新型异步树型仲裁器设计
Multiplexer Design Applied to High-Speed Signal Transimission
基于 Simulink 的 Sigma-Delta A/D 转换器调制器系统建模
一种基于标准逻辑单元的 GALS 异步封装电路
CMOS PWM D 类音频功率放大器的过流保护电路
一种0.8V衬底驱动轨对轨运算放大器设计
处理器可靠性约束的电压频率岛NoC能耗优化
一种考虑温度的分布式互连线功耗模型
一种10位200kS/s 65nm CMOS SAR ADC IP核
Optimization design of a full asynchronous pipeline circuit based on null convention logic
一种低功耗抗串扰的自适应时空总线编码方法
自适应混沌遗传退火的片上网络映射
考虑硅通孔的三维集成电路热传输解析模型
用于片上网络的高速低功耗多轨协议异步通信通道
基于Simulink的Sigma-DeltaA/D转换器调制器系统建模
PWM降压型DC/DC转换器的高层次模型
A high performance 90 nm CMOS SAR ADC with hybrid architecture
一种基于0.13μm CMOS工艺的10位SAR A/D转换器
一种考虑硅通孔电阻-电容效应的三维互连线模型
基于0.8μm BCD工艺的20W×2集成D类音频功放设计
一种65nm CMoS互连线串扰分布式RLC解析模型
一种PWM/伪PFM双模调制的降压型DC/DC开关电源
一种具有省电模式的CMOS反激式PWM控制器
CMOS PWMD类音频功率放大器的过流保护电路
多性能指标约束的SoC软硬件划分算法
A novel interconnect-optimal repeater insertion model with target delay constraint in 65 nm CMOS
异步算盘加法器设计
A 10-bit low power SAR A/D converter based on 90 nm CMOS
应用于高速信号传输系统的多路选择器
一种高效2.1声道D类音频功放设计
一种具有省电模式CMOS振荡器电路
一种CMOS混合信号电路衬底噪声耦合模型
一种结构简单的曲率补偿CMOS带隙基准源
适用于高速信号传输的低失真及宽带模拟开关
基于短循环程序特征的多模式低功耗编码算法
基于负反馈箝位技术的高性能CMOS带隙基准源