欢迎您!
东篱公司
退出
申报数据库
申报指南
立项数据库
成果数据库
期刊论文
会议论文
著 作
专 利
项目获奖数据库
位置:
成果数据库
>
期刊
> 期刊详情页
A High Performance, Area Efficient TTA-like Vertex Shader Architecture with Optimized Floating Point
ISSN号:0141-9331
期刊名称:Microprocessors and Microsystems
时间:2013.7.7
页码:725-738
相关项目:基于可配置处理器的Ray-Tracing算法专用硬件体系结构的研究
作者:
Yisong Chang, Jizeng Wei, Guoyu Zhao, Wei Guo, Ji|
同期刊论文项目
基于可配置处理器的Ray-Tracing算法专用硬件体系结构的研究
期刊论文 9
会议论文 9
专利 3
同项目期刊论文
容错处理器阵列的并行重构及VHDL实现
A Novel Architecture of Special Arithmetic Function Unit for Area-Efficient Programmable Vertex Shad
Efficient Reconfiguration Algorithms for Communication-aware Three-dimensional Processor Arrays
面向3D图形处理器快速分层的深度预测试方法
一种高效纹理映射单元的硬件体系结构设计
Visual modeling for multi-level parallel computing environment based on DSL
Parallel Reconfiguration Algorithm for Mesh-connected Processor Arrays
Application-aware Storage Strategy for Scientific Data