位置:成果数据库 > 期刊 > 期刊详情页
TPRAM的低功耗优化设计及应用
  • ISSN号:1002-8331
  • 期刊名称:《计算机工程与应用》
  • 时间:0
  • 分类:TN402[电子电信—微电子学与固体电子学]
  • 作者机构:[1]西安培华学院中兴电信学院,西安710125, [2]西安电子科技大学宽禁带半导体材料与器件教育部重点实验室,西安710071
  • 相关基金:国家自然科学基金(No.61376099,No.6143000024);陕西省教育厅专项基金项目(No.16JK2138).
中文摘要:

针对SoC中TPRAM的面积及功耗较大问题,提出一种优化设计方法。通过将SoC中的TPRAM替换成SPRAM,在SPRAM外围增加读写接口转换逻辑,使替换后的RAM实现原TPRAM的功能,保持对外接口不变。为了进一步降低功耗,使用自适应门控时钟,对地址总线进行格雷编码。将文中方法应用于一款多核SoC芯片,该芯片经TSMC28nmHPC工艺成功流片,diesize为10.5mm×11.3mm,功耗为17.07W。测试结果表明,优化后的RAM面积减少了25.2%,功耗降低了43.07%。

英文摘要:

As the area and power consumption of TP RAM in SoC are large,a new design method of optimization is proposed.In order to achieve the function of the original TP RAM and keep the external interface unchanged,TP RAM is replaced with SP RAM,and read-write interface logics of conversion are added around SP RAM.For less power,adaptive clock-gating is used and address bus is encoded through Gray code.The method discussed in this paper is used in the multi core SoC chip which has been successfully taped out in TSMC28nm HPC process.The chip occupies10.5mm×11.3mm of die area and consumes17.07W.The testing results indicate that the area of optimized RAMs is reduced by25.2%,and the power saving is43.07%.

同期刊论文项目
同项目期刊论文
期刊信息
  • 《计算机工程与应用》
  • 北大核心期刊(2014版)
  • 主管单位:中国电子科技集团公司
  • 主办单位:华北计算技术研究所
  • 主编:怀进鹏
  • 地址:北京市海淀区北四环中路211号北京619信箱26分箱
  • 邮编:100083
  • 邮箱:ceaj@vip.163.com
  • 电话:
  • 国际标准刊号:ISSN:1002-8331
  • 国内统一刊号:ISSN:11-2127/TP
  • 邮发代号:82-605
  • 获奖情况:
  • 1. 2012年首批获得中国学术文献评价中心发布的 “...,2. 2001年获得新闻出版署“中国期刊方阵双效期刊”,3. 2008年首批入选国家科技部“中国精品科技期刊...,4.2003年-2011年连续获得工业和信息化部期刊最高...
  • 国内外数据库收录:
  • 俄罗斯文摘杂志,波兰哥白尼索引,美国剑桥科学文摘,英国科学文摘数据库,日本日本科学技术振兴机构数据库,中国中国科技核心期刊,中国北大核心期刊(2004版),中国北大核心期刊(2008版),中国北大核心期刊(2014版),中国北大核心期刊(2000版)
  • 被引量:97887