欢迎您!
东篱公司
退出
申报数据库
申报指南
立项数据库
成果数据库
期刊论文
会议论文
著 作
专 利
项目获奖数据库
位置:
成果数据库
>
期刊
> 期刊详情页
VLSI Design for Low-Density Parity-Check Code Decoding
ISSN号:1531-636X
期刊名称:IEEE Circuits and Systems Magazine
时间:2011
页码:52-69
相关项目:非二进制LDPC码解码器设计关键技术研究
作者:
Wang, Zhongfeng|Cui, Zhiqiang|Sha, Jin|
同期刊论文项目
非二进制LDPC码解码器设计关键技术研究
期刊论文 18
会议论文 11
同项目期刊论文
面向功耗的三维片上网络路由协议
基于FPGA的改进型电导增量法的MPPT控制方法
Efficient Decoder Design for Nonbinary Quasicyclic LDPC Codes
Flexible LDPC Decoder Design for Multigigabit-per-Second Applications
An efficient VLSI architecture for nonbinary LDPC decoders
Nonbinary LDPC code decoder architecture with efficient check node processing
可重构专用处理器周期精确建模
LDPC码硬件仿真平台的FPGA实现
基于SystemC的可配置FFT周期精确模型
SoC系统中多端口DMA控制器的设计
Unified architecture for reed-solomon decoder combined with burst-error correction
基于多FPGA的NoC多核处理器验证平台设计
Decoder Design for RS-Based LDPC Codes
基于异构多核原型芯片的 NCS算法并行化
pLEDMOS导通电阻及阈值电压的热载流子退化
3D NoC映射问题的动态蚁群算法
32位定浮点数正余弦函数FPGA实现方法