位置:成果数据库 > 期刊 > 期刊详情页
基于双FPGA系统的高速全局动态重构设计与实现
  • ISSN号:1004-373X
  • 期刊名称:《现代电子技术》
  • 时间:0
  • 分类:TN919-34[电子电信—通信与信息系统;电子电信—信息与通信工程]
  • 作者机构:海军工程大学电子工程学院,湖北武汉430033
  • 相关基金:国家自然科学基金资助项目(61572515);中国博士后科学基金资助项目(2016M593023)
作者: 夏飞, 李晖宙
中文摘要:

基于双FPGA芯片的可重构原型系统,提出一种系统高速全局动态重构设计方法。利用Xilinx Virtex-7系列FPGA的常规配置通道,使用一片规模较小的FPGA芯片作为重构控制器对大规模算法FPGA芯片实现全局动态重构,实验结果表明。系统重构时间小于60ms,与常规FPGA逻辑下载方法相比,配置效率提高了2~3个数量级。

英文摘要:

A system design method of high-speed global dynamic reconfiguration is proposed, which is based on a dual-FPGA reconfigurable prototype system. By virtue of the general configuration channel of Xilinx Virtex-7 Series FPGA, a small-scale FPGA chip is used as the reconfigurable controller to realize the global dynamic reconfiguration of large-scale algorithm FPGA chip . The experimental results show that the system reconfiguration time is less than 60 ms, and the configuration efficiency of the method is improved by 2 to 3 magnitude orders in comparison with the conventional FPGA logic downloading method.

同期刊论文项目
同项目期刊论文
期刊信息
  • 《现代电子技术》
  • 北大核心期刊(2014版)
  • 主管单位:陕西省信息产业厅
  • 主办单位:陕西电子杂志社 陕西省电子技术研究所
  • 主编:张郁(执行)
  • 地址:西安市金花北路176号陕西省电子技术研究所科研生产大楼六层
  • 邮编:710032
  • 邮箱:met@xddz.com.cn
  • 电话:029-93228979
  • 国际标准刊号:ISSN:1004-373X
  • 国内统一刊号:ISSN:61-1224/TN
  • 邮发代号:52-126
  • 获奖情况:
  • 中国科技核心期刊
  • 国内外数据库收录:
  • 波兰哥白尼索引,中国中国科技核心期刊,中国北大核心期刊(2014版)
  • 被引量:37245