欢迎您!
东篱公司
退出
申报数据库
申报指南
立项数据库
成果数据库
期刊论文
会议论文
著 作
专 利
项目获奖数据库
位置:
成果数据库
>
期刊
> 期刊详情页
A 0.8~4.2 GHz Monolithic All-digital PLL based Frequency Synthesizer for Wireless Communications
期刊名称:Journal of Semiconductors
时间:2015
页码:0150011-0150015
相关项目:基于全数字锁相环和多模无线应用的频率综合器研究
作者:
Yuanxin Zhao|Yuanpei Gao|Wei Li|Ning Li, Junyan Ren|
同期刊论文项目
基于全数字锁相环和多模无线应用的频率综合器研究
期刊论文 16
会议论文 28
同项目期刊论文
A 2.4GHz to 3.86GHz digital controlled oscillator with 18.5kHz frequency resolution using single PMO
应用于全数字锁相环的3.44-5.25GHz,FOM值为182dBc/Hz的地功耗数控振荡器设计
一种提高电源抑制率的线性稳压器设计
应用在Ku波段的低功耗宽锁定范围CMOS注入锁定分频器
A 20–25.5 GHz VCO using a new variable inductor for K band application
A 0.4-6GHz Frequency Synthesizer Using Dual-Mode VCO for Software-Defined Radio
用于全数字锁相环的3.44~5.25GHz,FOM值为182dBc/Hz的低功耗数控振荡器设计
应用于全数字锁相环的动态器件匹配与低功耗鉴相技术
一种应用于全数字PLL的小数分频器设计
应用于全数字锁相环的时间数字转换器设计
A 2.4 GHz to 3.86 GHz digitally controlled oscillator with 18.5 kHz frequency resolution using singl