基于SR AM FP GA现场重构原理和设计平台,提出新型可动态重构二次逻辑元胞模型、阵列体系构架,探索适于硬件实现的遗传算法等进化算法模型,进行有关的逻辑元胞、路由及算法模型、典型的可进化功能电路实验和分析,创立功能级可进化数字硬件的体系结构和设计实现方法,为产生新一代功能、结构可进化数字集成电路系统提供理论和实验基础。
本人承担的国家自然科学基金《集成电路设计重大研究计划》的面上项目功能级可进化数字硬件体系结构和设计方法研究(编号90207012),在学校的大力支持和研究团队的努力下,工作进展一直较为顺利。在2003/2004/2005年度的工作基础上,由于博士生答辩时间和著作出版的问题,申请结题顺延一年。主要的工作成果和创新点在于 1.建立了功能级可进化数字硬件体系结构模型,开展了该模型实现所必需的进化算法及硬件化的研究和实验。 2.开展了可重构可进化图像处理功能模块和处理系统的设计研究和实现验证,并已申报发明专利; 3.有针对性的开展了可重构新型Viterbi译码器的创新设计,对动态重构的自适应VETERBI译码器的体系建立进行了进一步的完善、优化的探索,并已申报发明专利。目前该项目已申报发明专利2项,在国内外核心期刊或国际学术会议发表相关论文13篇,其中4篇被EI收录,著作1部,专业教材、技术书籍2本,培养硕士生8名,博士生1名。《功能级可进化数字硬件体系结构和设计方法的研究》,目前已成为国际专业领域的热门研究方向,我们的研究还只是初步的探索,我们将继续努力,开展关键技术的细化研究