本项目已发表论文九篇,出版专著一部,达到了预期的研究目标,在系统的容错设计方面,我们提出了基于算法容错的多处理机系统的设计方法。该方法易于实现,适合于任何I故障定位/S故障检测系统;通过分析分组码的网格图结构,我们导出了一些具有重要应用价值的分组码的网格图结构,基于该结构和传统的冗余技术可设计出有效的译码器;对于矩阵乘法、矩阵分解、DCT和FFT等数字信号处理运算,我们分别改进或提高了具有良好容错特性、较高吞吐量和易于实现的阵列处理机结构,另外,我们也在超立方体容错路径选择和容错电路设计中的编码方法进行了一些研究,并取得了部分研究成果,在研究过程中,我们也采用于算法容错技术之外的一些容错设计方法。