欢迎您!
东篱公司
退出
申报数据库
申报指南
立项数据库
成果数据库
期刊论文
会议论文
著 作
专 利
项目获奖数据库
位置:
立项数据库
> 立项详情页
三维视频处理系统芯片动态可重构可编程体系结构研究
项目名称:三维视频处理系统芯片动态可重构可编程体系结构研究
项目类别:面上项目
批准号:61272120
项目来源:国家自然科学基金
研究期限:1900-01-01-1900-01-01
项目负责人:蒋林
依托单位:西安邮电学院
批准年度:2012
成果综合统计
成果类型
数量
期刊论文
会议论文
专利
获奖
著作
20
0
0
0
0
期刊论文
一种全数字半速率鉴相器的设计
一种用于实时图像处理的众核结构设计
MIGPU-9多核交互式图形处理器的设计
高速CMOS时钟数据恢复电路的设计与仿真
动态可重构阵列处理器数据流处理单元的设计与实现
无线传感器网络能量均衡路由博弈算法
Qt建模仿真用户界面设计
异构网络中基于资源分配的功率控制算法
视频阵列处理器数据加载电路的设计与实现
HEVC帧内预测Planar和DC模式算法的并行化设计
基于非合作博弈的异构融合网络非单调性选择策略研究
基于模式分组的帧内预测模式快速选择算法
异构网络动态配置空白子帧干扰协调算法
GDI函数硬件加速器设计与实现
可重构阵列中容错结构的设计与仿真
面向对数与指数函数的可重构阵列结构
视频阵列处理器数据访存电路的设计与实现
可重构视频阵列处理器簇内存储结构设计与实现
阵列处理器中改进几乎空白子帧算法的并行化实现
Design and Implementation of a Data-Driven Dynamical Reconfigurable Cell Array
蒋林的项目