以高性能微处理器为代表的VLSI设计对晶体管级自动时序分析理论和方法提出了新的需求,而MIS效应和耦合噪声对纳米级VLSI设计中时序分析的精度提出了严重的挑战,纳米级VLSI时序分析的新理论和新方法成为业界的关键技术问题和研究前沿。本课题对多层次多电路结构类型的混合时序分析方法展开研究,重点突破晶体管级混合时序分析方法的理论体系和关键算法。针对MIS效应对延时的影响,研究可以用于测试波形生成的MIS模型,并基于该模型研究多种电路结构的测试波形生成算法。针对噪声对时序的影响,研究基于混合时序分析的噪声分析方法,着重研究噪声情况下的延时计算方法和动态电路的噪声稳定性验证方法。研究混合时序分析方法的分布式计算模型和任务分派算法,进一步提高分析速度。本项目的研究将为提高纳米级VLSI时序分析的精度提供一种有效的技术途径,为开发高性能微处理器设计所需的晶体管级时序分析工具提供直接的理论支持。