位置:成果数据库 > 期刊 > 期刊详情页
AVS视频解码器的一种结构设计与硬件实现
  • ISSN号:1008-973X
  • 期刊名称:《浙江大学学报:工学版》
  • 时间:0
  • 分类:TN919.8[电子电信—通信与信息系统;电子电信—信息与通信工程]
  • 作者机构:[1]浙江大学信息与电子工程学系,浙江杭州310027
  • 相关基金:国家自然科学基金资助项目(60333020;90207005)
中文摘要:

为了推动音视频编码标准(AVS)解码芯片产业的发展,提出了一种针对AVS视频标准基准档次4.o级别解码器的超大规模集成电路(VLSI)实现结构.通过分析实现复杂度,阐述了AVS视频解码器的总体框架、主要模块的功能及结构.解码器采用块级流水结构,主要模块之间实现并行处理.同时根据AVS算法特点,给出了变长解码模块、反整数余弦变换模块和环路滤波模块的硬件实现结构.解码器在现场可编程门阵列(FPGA)上实现,并给出了各模块的FPGA资源占用情况.实现结果表明,该AVS视频解码器实现结构能在54MHz时钟频率下完成对25帧/s、720×576、4:2:0格式AVS码流的实时解码.

英文摘要:

To promote the development of the audio video coding standard (AVS) chip industry, a very large scale integration (VLSI) implementation architecture for AVS-video Jizhun profile 4.0 level decoder was proposed. By analyzing the implementation complexity, the overview framework of the AVS video decoder, the function and architecture of the main modules were introduced. Block level pipelining architecture was adopted in the proposed decoder, and the parallel process between main modules was realized. Based on the characteristics of AVS algorithms, hardware architectures of variable length decoding module, inverse integer cosine transform module and in-loop deblocking filter module were developed. The decoder was implemented in the field programmable gate array (FPGA) and the resources consumed by different modules were obtained. The implementation results show that the architecture for AVS video decoder can satisfy real-time decoding of 25 frame/s, 720)〈576, 4 : 2:0 AVS video at the clock frequency of 54 MHz.

同期刊论文项目
期刊论文 47 会议论文 198
同项目期刊论文
期刊信息
  • 《浙江大学学报:工学版》
  • 北大核心期刊(2011版)
  • 主管单位:教育部
  • 主办单位:浙江大学
  • 主编:岑可法
  • 地址:杭州市浙大路38号
  • 邮编:310027
  • 邮箱:xbgkb@zju.edu.cn
  • 电话:0571-87952273
  • 国际标准刊号:ISSN:1008-973X
  • 国内统一刊号:ISSN:33-1245/T
  • 邮发代号:32-40
  • 获奖情况:
  • 2000年获浙江省科技期刊质量评比二等奖,中国期刊方阵“双效”期刊
  • 国内外数据库收录:
  • 俄罗斯文摘杂志,美国化学文摘(网络版),波兰哥白尼索引,德国数学文摘,荷兰文摘与引文数据库,美国工程索引,美国剑桥科学文摘,英国科学文摘数据库,日本日本科学技术振兴机构数据库,中国中国科技核心期刊,中国北大核心期刊(2004版),中国北大核心期刊(2008版),中国北大核心期刊(2011版),中国北大核心期刊(2014版)
  • 被引量:21198