位置:成果数据库 > 期刊 > 期刊详情页
SoC硬件综合设计中基于Verilog语言的接口程序设计
  • ISSN号:1673-4807
  • 期刊名称:《江苏科技大学学报:自然科学版》
  • 时间:0
  • 分类:TP303[自动化与计算机技术—计算机系统结构;自动化与计算机技术—计算机科学与技术]
  • 作者机构:[1]武汉船舶职业技术学院,湖北武汉430050, [2]江苏科技大学电子信息学院,江苏镇江212003
  • 相关基金:国家自然科学基金(60373076)
中文摘要:

针对系统芯片SoC(System—on—Chip)设计中IP复用问题,提出了一种基于状态机FSM(Finite State Machine)自动生成的SoC硬件接口综合设计方法,给出了基于Verilog语言的接口程序设计,通过实例仿真验证了该方法的可行性。该方法可以自动化生成接口程序,对于缩短SoC芯片设计时间,提高IP复用程度等方面提供了一种新的方法。

英文摘要:

Aiming at the problem of IP duplicate usage in the design of SoC ( System-on-a-Chip), a hardware interface synthesis method is presented based on the automatic generating by the finite state machine. The interface program based on the hardware description language Verilog is given. The way to formulate the interface program is given. The method is verified through the practical example. The interface program can be generated automatically by using the method. The new method may shorten the design time of SoC and solve the duplicate usage of IP.

同期刊论文项目
同项目期刊论文
期刊信息
  • 《江苏科技大学学报:自然科学版》
  • 中国科技核心期刊
  • 主管单位:江苏教育厅
  • 主办单位:江苏科技大学
  • 主编:许俊华
  • 地址:江苏省镇江市梦溪路2号
  • 邮编:212003
  • 邮箱:xbjust@vip.sohu.com
  • 电话:0511-84401109
  • 国际标准刊号:ISSN:1673-4807
  • 国内统一刊号:ISSN:32-1765/N
  • 邮发代号:
  • 获奖情况:
  • 2004年获全国高校优秀科技期刊二等奖,省期刊优秀...
  • 国内外数据库收录:
  • 俄罗斯文摘杂志,美国化学文摘(网络版),德国数学文摘,中国中国科技核心期刊,中国北大核心期刊(2008版),中国北大核心期刊(2014版)
  • 被引量:2516