欢迎您!
东篱公司
退出
申报数据库
申报指南
立项数据库
成果数据库
期刊论文
会议论文
著 作
专 利
项目获奖数据库
位置:
成果数据库
>
期刊
> 期刊详情页
Model and physical implementation of multi-port PUF in 65 nm CMOS
ISSN号:0020-7217
期刊名称:International Journal of Electronics
时间:2013.1.1
页码:112-125
相关项目:基于智能算法的MPRM电路极性优化研究
作者:
Zhang, Yuejun|Wang, Pengjun|Li, Yi|Zhang, Xingxing|Yu, Zhiyi|Fan, Yibo|
同期刊论文项目
基于智能算法的MPRM电路极性优化研究
期刊论文 41
会议论文 15
获奖 6
专利 12
同项目期刊论文
Design of a high information-density multiple valued 2-read 1-write register file
三值绝热多米诺文字运算电路开关级设计
基于新型极性转换技术的XNOR/OR电路面积优化
改进型高吞吐率QC-LDPC码解码器设计
2-4混值/8值绝热加减法计数器开关级设计
四值绝热动态D触发器开关级设计
基于OKFDDs的Reed-Muller逻辑混合极性转换算法
基于电路三要素理论的三值绝热加法器设计
Architecture and Physical Implementation of Reconfigurable Multi-Port Physical Unclonable Functions
采用FDDs实现FPRM电路延时和面积优化
防御差分功耗分析攻击技术研究
基于DTPSO算法的混合极性XNOR/OR电路功耗优化
基于遗传算法的三值FPRM电路面积优化
基于PSGA算法的ISFPRM电路面积与功耗优化
Delay-area trade-off for MPRM circuits based on hybrid discrete particle swarm optimization
防御零值功耗攻击的AES SubByte模块设计及其VLSI实现
基于PSO算法的FPRM电路延时和面积优化
三值绝热多米诺加法器开关级设计
基于MSMV的抗差分能量攻击电路设计及其应用
三值绝热JKL触发器的设计
Design of Two-phase SABL flip-flop for resistant DPA attacks
Design of ternary clocked adiabatic static random access memory
Low power mapping for AND/XOR circuits and its application in searching the best mixed-polarity
Design of Ternary Adiabatic Multiplier on Switch-level
基于多值开关—信号理论的三值低功耗动态异或/同或电路设计
Design of ternary low-power Domino JKL flip - Flop and its application
包含无关项逻辑函数的固定极性转换
基于种群协同进化算法的固定极性动态逻辑电路功耗优化
混合极性列表技术及其在MPRM电路面积优化中的应用
Discrete ternary particle swarm optimization for area optimization of MPRM circuits
固定极性Reed-Muller电路最佳延时极性搜索
三值绝热计数器的开关级设计
三值绝热多米诺可逆计数器设计
Design of ternary low-power Domino JKL flip-flop and its application
基于模糊遗传算法的XNOR/OR展开式最小化研究
三值FPRM电路极性间转换算法及其在面积优化中的应用