欢迎您!
东篱公司
退出
申报数据库
申报指南
立项数据库
成果数据库
期刊论文
会议论文
著 作
专 利
项目获奖数据库
位置:
成果数据库
>
期刊
> 期刊详情页
Performance effects of pipeline architecture on an FPGA-based binary32 floating point multiplier
ISSN号:0141-9331
期刊名称:Microprocessors and Microsystems
时间:2013
页码:1183-1191
相关项目:面向非规则计算算法的FPGA逻辑映射优化
作者:
Jiang, Xianyang|Xiao, Peng|Qiu, Meikang|Wang, Gaofeng|
同期刊论文项目
面向非规则计算算法的FPGA逻辑映射优化
期刊论文 28
会议论文 4
专利 3
同项目期刊论文
应用于ROHC的CRC算法硬件实现
基于ARM Cortex-A8平台的警务终端硬件设计
基于压缩感知的多特征实时跟踪
双CMOS成像系统中运动模糊图像的复原
联合梯度直方图和局部二值模式特征的人体检测
气象卫星闪电识别系统的设计与实现
遥感卫星CCD相机模拟源的研制
最小化预测残差的图像序列压缩感知
遮挡环境下采用在线Boosting的目标跟踪
高速多通道遥感相机快视系统的实现
多通道高保真音频信号ⅡR滤波器设计
1 2位图像数据的压扩变换显示
一种基于FPGA的稀疏矩阵高效乘法器
量子级联激光器的一种新的等效电路模型
一种高效双精度浮点乘法器
双输出FPGA基本逻辑单元结构的布局布线影响研究
基于FPGA的高速双精度浮点乘法器设计
基于单调优化框架的凸松弛分支定界算法求解非凸多信道联合感知问题
多层独立子空间分析时空特征的人体行为识别方法
正交频分多址接入系统中双层毫微微蜂窝资源分配策略
一种星载综合电子系统数据处理技术
基于contourlet变换的多尺度图像质量评价
Fabric Defect Detection Using Independent Component Analysis and Phase Congruency