欢迎您!
东篱公司
退出
申报数据库
申报指南
立项数据库
成果数据库
期刊论文
会议论文
著 作
专 利
项目获奖数据库
位置:
立项数据库
> 立项详情页
基于国产SoPC的部分动态重构平台研究
项目名称: 基于国产SoPC的部分动态重构平台研究
批准号:4132016
项目来源:2013年度北京市自然科学基金项目
研究期限:2012-12-
项目负责人:张伟功
依托单位:首都师范大学
批准年度:2013
成果综合统计
成果类型
数量
期刊论文
会议论文
专利
获奖
著作
15
0
0
0
0
期刊论文
一种总线协议无关的数据通信方法
动态可重构总线测试系统的模块设计
USB在动态可重构总线测试系统中的设计
基准集在嵌入式系统性能分析中的应用
UM-BUS 总线及接入式体系结构
UM-BUS总线传输系统的建模与仿真
基于PCIE总线主模式DMA高速数据传输系统设计
基于PCIe的DMA传输在UM-BUS测试系统中的设计与应用
全角度无接触式智能角度传感器设计与验证
基于UM—BUS总线的可重构缓存机制的研究与设计
UM-BUS总线通道故障检测方法
一种新型的动态可重构总线时间同步方法
面向单粒子翻转效应的模拟故障注入技术
面向SPARC V8的SOC软硬件协同仿真环境的设计与实现
一种改进的三模冗余任务同步方法
张伟功的项目
SEU故障的系统级容错加固技术研究
期刊论文 6
可动态重构的高可靠嵌入式系统总线研究
期刊论文 25
会议论文 10