欢迎您!
东篱公司
退出
申报数据库
申报指南
立项数据库
成果数据库
期刊论文
会议论文
著 作
专 利
项目获奖数据库
位置:
成果数据库
>
期刊
> 期刊详情页
Multilevel optimization for large-scale hierarchical FPGA placement
ISSN号:1000-9000
期刊名称:计算机科学技术学报(英文版)
时间:0
页码:1083-1091
语言:中文
相关项目:高可靠低功耗片上时钟设计与优化算法
作者:
Bian, Ji-Nian|Zhou, Qiang|Dai, Hui|
同期刊论文项目
高可靠低功耗片上时钟设计与优化算法
期刊论文 16
会议论文 17
同项目期刊论文
层次式FPGA快速布局算法
基于线性规划的最小扰动标准单元合法化算法
层次式FPGA快速可布性布线算法
考虑重叠度和线长的单元密度平滑方法
预先指定单元位置的时延驱动布局优化方法
针对宏模块的合法化技术
一种利用图建模的宏模块合法化算法
应用于大规模FPGA的解析式布局算法
Partition-based global placement considering wire-density uniformity for CMP variations
基于FastPlace总体布局算法的实现
A single layer zero skew clock routing in X architecture
Efficient Hierarchical Algorithm for Mixed Mode Placement in Three Dimensional Integrated Circuit Ch
Efficient Hierarchical Algorithm for Mixed Mode Placement in Three Dimensional Integrated Circuit Chip Designs
Partition-Based Global Placement Considering Wire-Density Uniformity for CMP Variations
期刊信息
《计算机科学技术学报:英文版》
中国科技核心期刊
主管单位:
主办单位:中国科学院计算机技术研究所
主编:
地址:北京2704信箱
邮编:100080
邮箱:jcst@ict.ac.cn
电话:010-62610746 64017032
国际标准刊号:ISSN:1000-9000
国内统一刊号:ISSN:11-2296/TP
邮发代号:2-578
获奖情况:
国内外数据库收录:
被引量:505