本项目研究SOC的低功耗系统结构,基于数据驱动的系统及功耗管理方法,低功耗的数字单元电路、模拟拟电路、射频电路,降低泄漏电流的方法,功耗模型与功耗优化。“全局异步&局部同步”的系统结构、芯核的随机功耗模型、数据驱动的功耗管理、低功耗接口电路和从行为级到版图的功耗优化技术是研究重点。将为SOC提供完整的低功耗解决方案。
主要研究内容SOC的低功耗系统结构,系统级功耗管理方法,低功耗的数字单元电路、模拟电路、射频电路,降低泄漏电流的方法,功耗模型与功耗优化。发表1本英文著作、42篇期刊论文和59篇会议论文,获得5项专利,并另有16项专利已经通过实质审查,进入了公示阶段。本项目取得的突出成果包括A)采用灵敏放大器结构和条件预冲技术的DFF能够节省33%以上的功耗,且没有速度和面积的损失;B)50mV幅度的互连接口电路能工作在500MHz,可以显著降低IP间互连的功耗;C)低功耗BiCMOS运算放大器的工作电流仅45uA,开环增益为100dB,摆率为0.1V/us;D)交流电源驱动的运算放大器,应用于开关电容电路;E)分三个时钟域的DAB接收机基带信号处理器结构,这种结构没有额外的硬件开销,而且可以减小芯片的时钟歪斜效应,也便于进行分块设计;F)新的DVS、Q-DMP等功耗管理算法;G)输入信号控制、以信号路径为单位的双阈值电压分配等多种降低泄漏电流功耗的算法;H)功耗与热的联合分析与优化,揭示了功耗最优和温度最低之间的矛盾,提出了考虑芯片温度分布的泄漏功耗估计算法,计算速度可提高4-6个数量级。