近十年来,随着集成电路技术和片上系统的飞速发展,集成电子电路的规模越来越大,因此,在设计阶段采用模拟和分析电子电路行为的计算机模拟分析方法,可以在制作电路之前发现设计错误并对其进行纠正。针对大规模集成电路模拟分析,提出了一种简化电路模型技术- - 宏模型。宏模型提取的最成功方法,是以模型降阶(MOR)的概念为基础。MOR是通过现有器件或者系统原始的、具体的描述获得"降阶模型"的一种技术。降阶模型给设计者提供了一种便利的抽象。本课题的主要研究内容是在评价各种现有MOR技术的前提下,致力于研究高效的、低计算成本的并且能够自动提取降阶模型的MOR方法,从而有效地将其应用在系统级的模拟中。基于我们提出的MOR技术,我们将开发出快速有效的模型降阶计算机设计工具。而且我们将选择对前期研究的宏模型提取技术具有挑战性的一些IC实例来验证我们所提出的MOR技术。
英文主题词MOR;IC;Macromodel Extraction