欢迎您!
东篱公司
退出
申报数据库
申报指南
立项数据库
成果数据库
期刊论文
会议论文
著 作
专 利
项目获奖数据库
位置:
成果数据库
>
期刊
> 期刊详情页
A Robust and Power-Efficient SoC Implementation in 65nm
期刊名称:Journal of Computer Science and Technology(JCST) (
时间:2013.4.4
页码:682-688
相关项目:面向高计算密集度应用的片上多处理器并行处理关键技术研究
作者:
Bin Xiao|Yi-Fu Zhang|Yan-Ping Gao|Liang Yang|Dong-Mei Wu|Bao-Xia Fan|
同期刊论文项目
面向高计算密集度应用的片上多处理器并行处理关键技术研究
期刊论文 38
会议论文 27
专利 4
同项目期刊论文
A novel hardware/software partitioning for SIMD-based real-time AVS video decoder
系统虚拟化中指令去特权化的软硬件协同设计
面向云计算的多核处理器存储和网络子系统优化设计
一种递归定义的可扩展片上网络拓扑结构
众核结构上分块LU分解算法的研究
基于MIPS架构的异构内存虚拟化方法研究
LU分解在众核结构仿真器上的指令级调度研究
高性能多媒体SoC分组访存调度算法
基于独占式访存调度的片上系统电源门控方法
基于Cache锁和直接缓存访问的网络处理优化方法
基于全局同步逻辑时间的访存依赖约减方法
A low-power high-swing voltage-mode transmitter
基于MIPS架构的内存虚拟化研究
具有可变数据格式的透明度压缩
基于硬件辅助的用户态并行程序记录方法
基于二进制插桩的ASIP处理器指令集混合仿真方法
基于共享存储的高可伸缩嵌入式集群模型
跨平台系统级虚拟机的访存优化
一种基于RAM的降低异构多核切换开销的方法
龙芯3A多核处理器系统级性能优化与分析
超大规模集成电路可调试性设计综述
An 8-Core MIPS-Compatible Processor in 32/28 nm Bulk CMOS
基于硬件cache锁机制的Java虚拟机即时编译器优化
基于确定性的处理器硅后调试系统
二进制翻译控制转移的软硬件协同设计
基于2D Cache结构的H.264运动补偿访存带宽优化方法
多微通道内存系统设计方法
用于多核同步优化的cache一致性协议设计
HEVC分像素插值与自适应环路滤波融合结构设计