随着集成电路进入纳米尺度,电路规模巨大导致设计复杂性急剧膨胀,工艺偏差导致电路性能随机波动,利用多核处理器解决EDA算法的计算瓶颈成为国际重要发展趋势。本项目开展纳米尺度集成电路的可制造性设计、统计时序电路分析及优化、时序电路优化和验证以及多核处理器上的并行设计自动化算法等国际最前沿的研究工作,解决集成电路进入22纳米工艺节点后,超大规模集成电路分析和优化设计的计算复杂度、随机分析、统计优化、多核并行等重大理论瓶颈问题,形成具有国际领先水平的研究成果,推动集成电路设计方法学最新前沿科技的发展。该项目的申请者是物理设计国际著名学者。国内合作者是国家杰出青年基金获得者,是纳米尺度集成电路分析领域的专家。双方研究专长互补,已经开展了长期的合作研究。该项目的研究成果将会加速我国在纳米尺度集成电路设计方法学和EDA方面的研究进程,为实现下一代纳米集成电路设计理论方法、创新技术奠定坚实的基础。
英文主题词Design for Manufacturability;nanometer process variation;VLSI;Statistical Static Timing Analysis;Multicore Parallel CAD