本项目首次提出多端口归一化模拟单元电路的概念,通过研究多端口变换器和多端口微尺寸基本网络集合的群关系和群表示,用群论导出多端口模拟单元电路。将多端口模拟单元电路用群表示理论分解成归一化多端口模拟单元电路,用归一化模拟电路实现多端口归一化模拟单元电路,并用计算机软件仿真优化,从而达到快速,最简结构,低功耗,高频的多端口归一化模拟单元电路的系统化实现。研究多端口微尺寸网络的分解方法与建模。探索多端口归一化模拟单元电路软件语言描述和系统化实现方法。最后研究多端口归一化模拟单元电路导出及其归一化电路系统化实现理论与方法。单元电路是大规模集成电路和多端口微尺寸网络建模与设计的基石,因此导出且用归一化模拟电路实现具有独立知识产权的多端口归一化模拟单元电路对大规模模拟集成电路和多端口微尺寸网络建模与设计(综合)具有决定性意义。