欢迎您!
东篱公司
退出
申报数据库
申报指南
立项数据库
成果数据库
期刊论文
会议论文
著 作
专 利
项目获奖数据库
位置:
成果数据库
>
期刊
> 期刊详情页
基于CMOS准浮栅技术的超低压模拟
期刊名称:科学技术与工程
时间:0
相关项目:基于SOC的嵌入式混合信号集成电路IP核及高层次模型研究
作者:
朱樟明,杨银堂,任乐宁
同期刊论文项目
基于SOC的嵌入式混合信号集成电路IP核及高层次模型研究
期刊论文 52
会议论文 2
著作 1
同项目期刊论文
基于衬底驱动技术的亚1V与温度成
一种NoC路由器间互连线的自适应驱动方法
一种基于目标延迟约束缓冲器插入的互连优化模型
一种基于衬底偏置的超低压CMOS运
一种基于衬底驱动PMOS晶体管的低
一种1.8V 10位120MS/s CMOS电流
基于Simulink的Sigma-Delta A/D
一种0.8V 2.4uA CMOS全差分放大
一种0.8V衬底驱动轨对轨运算放大器设计
一种低功耗抗串扰的自适应时空总线编码方法
基于Simulink的Sigma-DeltaA/D转换器调制器系统建模
PWM降压型DC/DC转换器的高层次模型
一种CMOS混合信号电路衬底噪声耦
一种低压CMOS衬底驱动共源共栅电
一种1.5V 8位100MS/s电流舵D/A转
衬底驱动超低压CMOS帯隙基准电压
一种5位10GHz SiGe BiCMOS比较器
一种采用0.5um CMOS工艺的多通道
一种8通道12位逐次逼近式A/D转换
一种高速低功耗可重构流水线乘法
一种基于准浮栅技术的折叠差分结
基于准浮栅技术的超低压运放及滤
高速D/A转换器输出跨导模型及对
基于衬底驱动技术的0.8V三阶椭圆
一种新型低压高精度CMOS电流源
一种基于衬底驱动技术的亚1V CMO
一种基于衬底驱动技术的0.8V高性
衬底驱动超低压CMOS带隙基准电压源
基于0.8μm BCD工艺的20W×2集成D类音频功放设计
CMOS PWMD类音频功率放大器的过流保护电路
应用于高速信号传输系统的多路选择器
一种高效2.1声道D类音频功放设计
一种具有省电模式CMOS振荡器电路
一种CMOS混合信号电路衬底噪声耦合模型
一种结构简单的曲率补偿CMOS带隙基准源
适用于高速信号传输的低失真及宽带模拟开关
基于负反馈箝位技术的高性能CMOS带隙基准源
一种高单位增益带宽CMOS全差分运算放大器
一种高速CMOS全差分运算放大器
基于Verilog HDL的UART IP的设计
基于温度补偿的1V CMOS电流基准源
一种低压CMOS衬底驱动共源共栅电流镜
一种1.5 V 8位100 MS/s电流舵D/A转换器
一种混合信号集成电路衬底耦合噪声分析方法
深亚微米CMOS混合信号电路衬底噪声耦合宏模型
一种高速低功耗可重构流水线乘法器
基于CMOS准浮栅技术的超低压模拟集成电路
一种8通道12位逐次逼近式A/D转换器的设计
采用SAR结构的8通道12位ADC设计
电流源的失配分析及设计研究
MOS晶体管的阈值电压不匹配特性