FPGA在产品制造、技术研发以及学术科研等领域发挥着巨大的作用,DIMM以其容量大、速度快、方便更换等优点成为FPGA设计中常用的外部存储器.随着FPGA芯片中可容纳系统的规模越来越大,对片外内存的访问量也越来越大,存储控制器的带宽逐渐成为设计者关注的问题之一.针对Xilinx V7存控IP核,首先测试了该IP核在不同读写跨步下的带宽,研究影响其性能的因素;然后,分析业界认可度较高的测试存控带宽的Stream程序,设计其基于FPGA的实现;最后,使用该程序测试存控IP核的带宽,并与当前主流Intel CPU中的存控进行对比.实验结果表明,Xilinx存控IP核的性能与主流CPU中的存控有一定的差距,受不同因素的影响较大,在使用时要合理组织数据在内存中的存储以及访存操作的并发.